

# Proiect Calculator de buzunar

Disciplina: Proiectarea Sistemelor Numerice

Student: Strujan Florentina

Facultate: Automatică și Calculatoare

Specializare: Calculatoare și Tehnologia Informației

Grupa: 302110

Îndrumător: Văcariu Lucia



# Cuprins

| l.            |       | Specificația proiectului4                             |
|---------------|-------|-------------------------------------------------------|
|               | a)    | Cerință4                                              |
|               | b)    | Funcționare4                                          |
| II.           |       | Descriere schemă bloc cu componente5                  |
|               | Cutia | a neagră5                                             |
|               | Sche  | ma bloc6                                              |
|               | Com   | ponente utilizate6                                    |
| Ш             |       | Proiectare și implementare                            |
|               | Adur  | narea7                                                |
|               | Scăd  | erea8                                                 |
|               | Înmι  | ılţirea9                                              |
| Împărțirea    |       | árțirea10                                             |
| Multiplexorul |       | iplexorul12                                           |
|               | Debo  | ouncer-ul12                                           |
|               | Codi  | ficator13                                             |
|               | Inpu  | t data13                                              |
|               | Afișa | ıjul 7 segmente15                                     |
|               | Proie | ectare ansamblu15                                     |
| IV            |       | Lista de componente utilizate                         |
|               | Adur  | narea18                                               |
| Scăderea      |       | erea18                                                |
| Înmulțirea    |       | ılţirea18                                             |
|               | Împă  | árțirea                                               |
|               | Mult  | iplexorul18                                           |
|               | Debo  | ouncer-ul                                             |
|               | Codi  | ficatorul19                                           |
|               | Inpu  | t data19                                              |
|               | Pagir | na principală19                                       |
|               | Afișa | ıjul 7 segmente19                                     |
| ٧.            |       | Semnificația notațiilor I/O și a semnalelor interne20 |
|               | Semi  | nalele interne                                        |



Calculator de buzunar

# UNIVERSITATEA TEHN

| Var                     | iabilele folosite                     | 21 |
|-------------------------|---------------------------------------|----|
| VI.                     | Placa FPGA Nexys 4                    | 22 |
| VII.                    | Justificarea soluției alese           | 22 |
| VIII.                   | Utilizare și rezultate                | 23 |
| A) F                    | Resurse necesare                      | 23 |
| B)Descrierea utilizării |                                       | 23 |
| C)R                     | ezultate obținute                     | 23 |
| IX.                     | Posibilități de dezvoltare ulterioară | 24 |

# I. Specificația proiectului

# a) Cerință

Să se proiecteze un calculator de buzunar cu operații logice fundamentale (adunare, scădere, înmulțire, împărțire). Operațiile de înmulțire și împărțire se vor implementa folosind algoritmi specifici, nu operatorii limbajului. Operanzii sunt reprezentați pe 8 biți cu semn. Operanzii și operatorii vor fi introduși secvențial, în formă zecimală. Se vor folosi afișajele cu 7 segmente de pe plăcuțele cu FPGA.

#### b) Functionare

Implementarea proiectului este făcută în limbaj VHDL. Testarea si funcționalitatea acestuia sunt prezentate cu ajutorului simulatorului Active-HDL și implementarea pe plăcuta FPGA NEXYS 4.

Dispozitivul realizează, în urma unei selecții, cele 4 operații aritmetice de bază, folosind numere pe 8 biți: adunare, scădere, înmulțire și împărțire și prezintă rezultatul pe afișajul BCD-7-segment,rezultatul fiind pe 16 biți cu semn. În funcție de o a doua selecție, se vor alege semnele operanzilor

Operanzii sunt introduși prin intermediul switch-urilor și a două butoane de validare, unul pentru zeci și unul pentru unități. Pentru a valida o cifră, switch-ul corespunzător ei primește valoarea 'l', iar butonul de validare zeci/validare unități este apăsat. Dacă mai multe switch-uri corespunzătoare cifrelor au valoarea 'l', la apăsarea butonului de validare nu se va întâmpla nimic. Operația este introdusă de la switch-urile 14 și 13 astfel: 00 pentru adunare, 01 penru scădere, 10 pentru înmulțire și 11 pentru împărțire . Pentru selectarea operandului care trebuie introdus (primul sau al doilea), folosim switch-ul cu numărul 10. Pentru introducerea semnelor numerelor folosim switch-urile 12 și 11 astfel: 00 pentru ambele numere pozitive, 11 pentru ambele numere negative, 01 pentru primul număr pozitiv, iar al doilea negativ și 10 pentru ptimul număr negativ, iar al doilea pozitiv . Pe post de egal, folosim switch-ul cu numărul 15. Operanzii și rezultatul se afișează pe afișajul BCD-7 segment.

În cazul întâmpinării unei erori, precum împărțirea la 0 sau rezultatul mai mare de 999, se afișează mesajul "FAIL" (failure) pe afișajele cu 7 segmente ale plăcuței.

# II. Descriere schemă bloc cu componente

# Cutia neagră

Utilizând mediul de dezvoltare Xilinx ISE Design Suite obținem, în urma procesului de sintetizare, schema bloc a calculatorului de buzunar pe care dorim să îl implementăm.

Cutia neagră a memoriei este prezentată în figura 1, având ca și intrări principale datele introduse de la switch-uri (sw(15:0)), clock-ul intern al plăcuței, butonul de introducere a unităților (buton\_unitati) și cel de introducere a zecilor (buton\_zeci). Ieșirile principale sunt datele introduse, care vor fi afișate pe BCD cu 7 segmente (myanod, mycatod).



Figura 1. Cutia neagră a calculatorului de buzunar



#### Schema bloc



Figura 2. Schema bloc a calculatorului de buzunar

Prezența a patru operații implică necesitatea folosirii a 2 biți pentru prima intrare de selecție. Intrarea SEL reprezintă selecția operației efectuate:

- → 00 pentru adunare
- → 01 pentru scădere
- → 10 pentru înmulțire
- → 11 pentru împărtire

Prezența a patru combinații de semne implică necesitatea folosirii a 2 biți pentru intrarea a doua de selecție. Intrarea SEL1 reprezintă selecția semnului operanzilor:

- → 00 pentru ambii operanzi pozitivi
- → 01 pentru primul pozitiv, al doilea negativ
- → 10 pentru primul negativ, al doilea pozitiv
- → 11 pentru ambii operanzi negativi

# Componente utilizate

Componentele folosite pentru realizarea proiectului sunt:

- sumator
- scăzător
- înmulțitor
- împărtitor
- multiplexor

- display
- -codificator
- debouncer pentru butoane
- indata (introducerea datelor)

Toate aceste componente sunt interconectate în fișierul operatii.vhdl

Pentru operațiile de înmulțire și împărțire folosim algoritmul adunării repetate, respectiv al scăderii repetate.

S-a apelat la utilizarea unui multiplexor 4:1 care realizează selectarea output-ului corespunzător fiecărei operații, în funcție de selecția inițială.

#### III. Proiectare și implementare

Proiectare componente

#### Adunarea

- operația reprezintă adunarea dintre 2 numere pe 8 biți. Aceasta se realizează cu ajutorul unui FULL ADDER simbolizat prin semnul "+".
- Proces ce depinde de selecție(SEL), selecția semnului operanzilor(SEL1) și operanzii a și b
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

```
library ieee;
use ieee.std_logic_ll64.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
       port (SEL, SEL1: in std_logic_vector (1 downto 0);
a,b: in std logic vector (7 downto 0);
 y: out std_logic_vector (15 downto 0));
end entity;
 architecture addition of adunare is
       in
process(SEL,SELl,a,b)
process(SEL,SELl,a,b)
variable z: std_logic_vector(15 downto 0); -- variable care schimba lungimea rezultatului
--semnul afisat se va determina in functie de SELl in momentul afisarii
       begin
if(SEL="00") then
if(SELl="00") then
    z := "000000000
    z := z+a+b;
                                          nen --daca amandoua sunt pozitive
--initializarea vectorului cu 0
              end if;
if(SEL1="11") then
                                                                        --daca amandoua sunt negative
                 z := "100000
z := z+a+b;
                                        000000000000";
```



Figura 3. Componenta "adunare"

#### Scăderea

- operația reprezintă scăderea dintre 2 numere pe 8 biți. Aceasta se realizează prin semnul "-".
- Proces ce depinde de selecție(SEL), selecția semnului operanzilor(SEL1) și operanzii a si b
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

Figura 4. Componenta "scădere"

# Înmulțirea

- operația reprezintă înmulțirea a 2 numere pe 8 biți
- Proces ce depinde de selecție(SEL) , selecția semnului operanzilor(SEL1) și operanzii a si b
- se realizează prin metoda adunărilor repetate: a este adunat de b ori
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

```
library ieee;
use ieee.std_logic_l164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
         use ieee.numeric_std.all;
        entity inmultire is
13 architecture multiplication of inmultire is
14 begin
14 begin
15 process (SEL , SELl , a , b )
16 variable r: std logic vector (7 downto 0);
17 variable r: std_logic_vector (15 downto 0);
18 variable k:integer;
          begin
if(SEL="10") then
             if(SEL="10") then
  if(b/= "000000000000000") then
  if(b/= "00000000000000")
  r := "000000000";
  for k in 1 to 128 loop
                if (r < b) then

z := z+s;

r := r + 'l';

end loop;

y<= z;

else
y <= "0000000000000";

end if;
                                                                            -- se aduna a de b-1 ori
-- se numara adunarile, apoi se compara cu b
                           end if;

end if;

if (SELI="11") then --ambele numere ne

if(b /= "0000000000000000") then -- b diferit de 0

z:= "00000000000000000";
                                                                                                              --ambele numere negative
                              z:= "0000000000000000";
r:= "00000000";
for k in 1 to 128 loop
if (r < b) then
z:= z+a;
r:= r + '1';
end if;
end loop;
y <= z;
else
y <="0000000000000000";
end if;
                                                                              -- se aduna a de b-1 ori
-- se numara adunarile, apoi se compara cu b
                              end if;

if( SEL1="10") then

if(b /= "000000000000000") then

z:= "100000000";

for k in 1 to 128 loop

if (r < b) then

z:= z+a;

r:= r + '1';

-- se
                                                                                                              --primul nr negativ, al doilea pozitiv
                                                                                                              -- b diferit de 0
                                                                               -- se aduna a de b-1 ori
-- se numara adunarile, apoi se compara cu b
                                end if;
end loop;
y<= z;
                               y<= z;
else
y <="000000000000000";
end if;
end if;
if( SEL1="01") then</pre>
                                                                                                       --primul nr pozitiv, al doilea negativ
-- b diferit de 0
                              if(SELI="0.1") then
if(b /= "000000000000000") then
z:= "100000000000000";
r := "00000000";
for k in 1 to 128 loop
if (r < b) then
z := z+a; -- se {
r := r + '1'; -- se {
end if;</pre>
                                                                                     -- se aduna a de b-1 ori
-- se numara adunarile, apoi se compara cu b
```

```
UNIVERSITATEA TEHNICA
```

```
75 end loop;
76 y<= 2;
77 else
78 y <= "00000000000000000";
79 end if;
80 end if;
81 end if;
82
83 end process;
84 end architecture;
```

Figura 5. Componenta "înmulțire"

# Împărțirea

- Operația reprezintă împărțirea a două numere pe 8 biți
- Proces ce depinde de selecție(SEL), selecția semnului operanzilor(SEL1) și operanzii a si b
- se realizează prin metoda scăderilor repetate:
  - o dacă b (împărțitorul) este diferit de 0, z ia valoarea lui a
  - o scădem repetat b din z, atâta timp cât z e mai mare sau egal cu b
  - o numărăm scăderile efectuate, rezultatul reprezentând câtul
- în cazul în care operandul a este mai mic decât b, câtul primește valoarea 0, în cazul unei eventuale împărțiri la 0, y primește valoarea "11111111111111", pe display afișându-se "FAIL",(failure).

Implementarea în limbaj VHDL se poate observa în figura 6.

```
library ieee:
 use ieee.std_logic_l164.all;
use ieee.std logic unsigned.all;
use ieee.std_logic_arith.all;
entity impartire is
     port ( SEL,SELI: in std_logic_vector (1 downto 0);
a,b: in std_logic_vector (7 downto 0);
y: out std_logic_vector (15 downto 0));
end entity;
architecture division of impartire is
      process(SEL, SEL1, a, b)
variable cat: std_logic_vector (15 downto 0);
variable z: std_logic_vector (15 downto 0);
variable k:integer;
begin
if(SEL="11") then
           if(SEL1="10") then
if(b /= "00000000000000") then
z:= "0000000000000";
                                                                  -- daca b e diferit de 0
               cat := "000000000000000";
              z := z+a;
for k in 1 to 128 loop
                                                    -- scadem z repetat cat timp z e mai mare sau eqal cu b
```



```
if (z >= b) then
                                                z := z-b;
cat := cat + '1';
                                                                                                          -- numaram scaderile
                                       end if;
end loop;
                                       y<= cat;
                                                                      -- restul este incarcat in primii 8 biti ai outputului
                              y<= cat; -- resture
else
    y <="illillillillillill";
end if;
end if;</pre>
                                                                                                          -- afisam FAIL
                             if (SELI="01") then

if (SELI="01") then

z = "0000000000000000";

cat := "10000000000000";

z := z+a;

for k in 1 to 128 loop

if (z >= b) then

z := z-b;

cat := cat + '1';

end if;

end if;

end if;

-- afisam FAIL

end if;
                              if(SEL1="01") then
                              end if;
if(SELl="10") then
   if(b /= "0000000000000") then
   z:= "00000000000000";
   cat := "10000000000000";
                              cat := "1000000000000000
z := z+a;
for k in 1 to 128 loop
if (z >= b) then
z := z-b;
cat := cat + 'l';
end if;
end loop;
y<= cat;
else
y <= "llllllllllllllllll";
end if;
end if;
if(SELI="ll") then</pre>
                              end if;
if(SEL1="11") then
   if(b /= "0000000000000") then
   z:= "0000000000000";
   cat := "0000000000000";
                                  z := z+a;
for k in 1 to 128 loop
if (z >= b) then
z := z-b;
76 ce
777 er
78 end 1c
79 y<= ce
80 else
81 y <= 10
82 end if;
83 if (acb) t
84 y<= "0"
85 end if;
86 end if;
87 end if;
88 end process;
89 end architecture;
                                      cat := cat + 'l';
end if;
end loop;
y<= cat;</pre>
                               else
  y <="llllllllllllllll";
end if;
                               if (a<b) then
    y<= "000000000000000";
end if;</pre>
                                                                                                                       -- daca a < b atunci catul este 0
```

Figura 6. Componenta impartire

# Multiplexorul

- transmite, in funcție de selecție, unul dintre cele 4 rezultate ale operațiilor către afișor
- Fiecare dintre cele 4 rezultate se află pe una dintre intrările multiplexorului

```
library ieee;
      use ieee.std_logic_l164.all;
      use ieee.std_logic_unsigned.all;
     use ieee.std_logic_arith.all;
      entity multiplexor is
          port ( SEL: in std_logic_vector (1 downto 0);
          x,m,z,t: in std_logic_vector (15 downto 0);
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
          y: out std_logic_vector (15 downto 0));
     end multiplexor;
      architecture mux of multiplexor is
     begin
          process (SEL, x, m, z, t)
          begin
              case SEL is
                  when "00" => y <= x;
                   when "01" => y <= m;
                  when "10" => y <= z;
                   when "11" => y <= t;
                   when others =>
              end case;
          end process;
      end architecture;
```

Figura 7. Componenta multiplexor

#### Debouncer-ul

Apare necesitatea utilizării unui debouncer pentru butoanele "buton\_zeci", "buton\_unități" și "reset"



Figura 8. Oscilarea semnalului de la buton

Când se apasă un buton de pe plăcuța FPGA, acesta oscilează intre stările high și low de câteva ori înainte de a se fixa pe un output. Pentru a evita această stare de "bouncing", folosim un debouncer.



Figura 9. Logica din spatele debouncerului

Implementarea unui debouncer în VHDL este următoarea:

```
entity VHDL Code Debounce is
    Port (
   DATA: in std logic;
   CLK : in std logic;
8     OP DATA : out std logic);
    end VHDL Code Debounce ;
10
11 architecture Behavioral of VHDL Code Debounce is
12 Signal OP1, OP2, OP3: std_logic;
13 begin
14
        Process (CLK)
15
       begin
16
       if rising_edge(CLK) then
           OP1 <= DATA;
17
18
           OP2 <= OP1;
            OP3 <= OP2;
19
20 end if;
21 end process;
22
      OP_DATA <= OP1 and OP2 and OP3;
23 end Behavioral;
24
```

Figura 10. Componenta "debouncer"

#### Codificator

-Componenta în cadrul căreia se codifică numele din zecimal în binar pentru afișarea pe plăcuța FPGA

```
a entity conversie is
    port(A: in integer;
    B: out std_logic_vector(3 downto 0));
end conversie;

architecture binar of conversie is
begin
process(A)

begin

case A is

when 0 => Bc="0000";
when 1 => Bc="0000";
when 1 => Bc="0010";
when 2 => Bc="0010";
when 3 => Bc="0010";
when 4 => Bc="010";
when 4 => Bc="010";
when 5 => Bc="010";
when 6 => Bc="0100";
and 6 == Bc="0100";
when 6 => Bc="0100";
when 6 => Bc="0100";
when 6 => Bc="0100";
and 6 == Bc="0100";
when 6 => Bc="0100";
and 6 == Bc="0100";
and
```

Figura 11. Componenta "conversie"

#### Input data

- Componenta în cadrul căreia se fac citirile
- Pentru o introducere ușoară a datelor, am ales ca numărul maxim ce poate fi introdus să fie 99. Pentru a introduce cifra unităților, selectăm de la switch-uri cifra pe care dorim să o introducem, iar apoi apăsăm butonul "buton\_unitati", care validează cifra.

Introducerea zecilor este similară, însă se apasă butonul "buton\_zeci". În cazul în care se va apăsa butonul "reset", numărul va fi resetat. Cifra zecilor va fi înmulțită cu 10 ,la care va fi adunată cifra unităților pentru formarea corectă a numărului.

```
use ieee.std_logic_l164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
               entity indata is
                        pot(sw: in std_logic_vector(15 downto 0);
clk: in std_logic;
buton_unitati: in std_logic;
buton_zeci: in std_logic;
reset: in std_logic;
c: out std_logic_vector(7 downto 0));
indata;
              architecture intrari of indata is
               component VHDL_Code_Debounce is
            Component VHDL_Code_Debounce

Port (

DATA: in std_logic;

CLK: in std_logic;

OP_DATA: out std_logic);

end component;
                                                                                                                                                                                                                                                                                                                                                                                                                            * 0 T
              signal aux, aux1: std_logic_vector(3 downto 0);
25 signal buton_unitati_rezolvat: std_logic;
                                                                                                                                                                                                                                                                                                                                                                                                                            •
               signal buton_zeci_rezolvat: std_logic;
               signal reset_rezolvat: std_logic;
              Degin operatie 1: VHDL_Code_Debounce port map (buton_unitati,clk,buton_unitati_rezolvat); operatie 2: VHDL_Code Debounce port map (buton_zeci,clk,buton_zeci_rezolvat); resetul: VHDL_Code_Debounce port map (reset,clk,reset_rezolvat); process(buton_unitati_rezolvat,sw,reset_rezolvat)
                         if rising_edge(reset_rezolvat) then
  aux1<="0000";
end if;</pre>
                       end if;

if rising_edge(buton_unitati_rezolvat) then

case sw(9 downto 0) is

when "1000000000" => aux1 <="0000"; -- 0

when "0100000000" => aux1 <="0000"; -- 1

when "0010000000" => aux1 <="0010"; -- 2

when "0001000000" => aux1 <="0100"; -- 4

when "00000100000" => aux1 <="0100"; -- 4

when "00000100000" => aux1 <="0101"; -- 5

when "0000010000" => aux1 <="0101"; -- 6

when "0000001000" => aux1 <="0111"; -- 7

when "0000000100" => aux1 <="1001"; -- 6

when "0000000100" => aux1 <="1001"; -- 9

when others =>
end case;
                                                 end case;
             process(buton_zeci_rezolvat,sw,reset_rezolvat)
                         if rising_edge(reset_rezolvat) then
  aux<="0000";
  end if;</pre>
                      end if;
if rising edge (buton_zeci_rezolvat) then

case sw(9 downto 0) is

when "1000000000" => aux <="0000"; -- 0

when "0100000000" => aux <="0001"; -- 1

when "0010000000" => aux <="0010"; -- 2

when "0010000000" => aux <="0010"; -- 3

when "0001000000" => aux <="0100"; -- 4

when "0000010000" => aux <="0101"; -- 5

when "0000001000" => aux <="0111"; -- 7

when "000000100" => aux <="0111"; -- 7

when "000000100" => aux <="1000"; -- 8

when "000000010" => aux <="1000"; -- 8

when "000000010" => aux <="1001"; -- 9

when others =>
                                                             end case;
                                     end if;
73 end
74 end process;
                      o<="000000000"+ aux*"1010" + aux1;
                       end architecture;
```

Figura 12. Componenta "indata

# Afișajul 7 segmente

Componenta BCD (figura 15) are rolul de a afișa informația primită de la rezultat pe display-ul plăcuței. Acest lucru este posibil cu ajutorul celor 7 intrări comune a segmentelui BCD (catod), dar și cu cele 4 intrări separate a display-ului (anod), ambele fiind active pe 0. Aceste intrări sunt de fapt ieșirile blocului BCD. Introducerea informației în componentă se face prin patru semnale de 4 biți fiecare, câte unul pentru fiecare afișor dintre cele patru ale display-ului. În cadrul componentei BCD sunt folosite un numărător (pentru divizorul de frecvență) și două multiplexoare, care au ca și selecție ultimii doi biți (15 și 14) a vectorului emis de numărător.



Figura 13. Componenta BCD



Figura 14. *Schema internă a componentei BCD* 

#### Proiectare ansamblu

Codul VHDL din pagina principală a proiectului poate fi impărțit la rândul său în 3 părți importante: declararea componentelor folosite, declararea entității (cutia neagră - figura 1) și arhitectura (interiorul cutei negre).

Declararea entității conține porturile de intrare și ieșire ale acesteia, în cazul nostru cele 16 switch-uri de pe placa Nexys 4, clock-ul intern, butoanele de validare și afișajul 7 segmente (figura 15).

```
entity operations is
   port(   reset: in std_logic;
   sw: in std_logic_vector(15 downto 0);
   clk: in std_logic;
   buton_unitati: in std_logic;
   buton_zeci: in std_logic;
   mycatod:out std_logic_vector(6 downto 0);
   myanod:out std_logic_vector(3 downto 0));
end entity;
```

Figura 15. Entitatea proiectului

Arhitectura conține componentele menționare anterior. Fiecare componentă este construită separat, cu ajutorul proceselor sau în mod structural.

```
architecture operatii of operations is
      component adunare is
          port (SEL, SEL1: in std logic vector (1 downto 0);
          a,b: in std logic vector (7 downto 0);
          y: out std_logic_vector (15 downto 0));
21
22
      end component;
      component scadere is
         port (SEL, SEL1: in std_logic_vector (1 downto 0);
          a,b: in std_logic_vector (7 downto 0);
          y: out std_logic_vector (15 downto 0));
27
28
29
      end component;
      component inmultire is
         port (SEL, SEL1: in std_logic_vector (1 downto 0);
          a,b: in std_logic_vector (7 downto 0);
          y: out std_logic_vector (15 downto 0));
32
33
34
35
      end component;
      component impartire is
         port (SEL, SEL1: in std logic vector (1 downto 0);
          a,b: in std_logic_vector (7 downto 0);
          y: out std logic vector (15 downto 0));
     end component;
     component multiplexor is
        port ( SEL: in std_logic_vector (1 downto 0);
        x,m,z,t: in std_logic_vector (15 downto 0);
         y: out std_logic_vector (15 downto 0));
     end component;
     component indata is
        port(reset: in std logic:
         sw: in std_logic_vector (15 downto 0);
         clk: in std_logic;
        buton unitati, buton zeci: in std logic;
         o: out std_logic_vector(7 downto 0));
     end component;
     component BCD is
        Port ( D: in STD_LOGIC_VECTOR (15 downto 0);
              CLK: in STD_LOGIC_VECTOR (6 downto 0);
               AN: out STD LOGIC VECTOR (3 downto 0));
```

Figura 13. Declararea componentelor

În arhitectură sunt legate componentele între ele cu ajutorul unor semnale. Ne folosim de 2 procese, unul pentru selecția operației, celălalt pentru egal (mai exact, switch-ul 15 afișează un operand când este în starea 0 și rezultatul când este în starea 1).



```
signal y,yl,y2,y3,y4: std logic vector (15 downto 0);

signal outputFromSwitch: std_logic vector (15 downto 0);

signal ti: std_logic vector (17 downto 0):= "00000000";

signal ti: std_logic vector (7 downto 0):= "000000000";

signal ti: std_logic vector (7 downto 0):= "000000000";

begin

op 0: indata port map (reset,sw, clk, buton_unitati,buton_reci,outputFromSwitch);

op 1: adunare port map (sw(14 downto 13), sw(12 downto 11), tl,t2,y1): --14 si 13 sunt sel

op 2: scadere port map (sw(14 downto 13), sw(12 downto 11), tl,t2,y2): --12 si 11 sunt selectia semnului, sell

op 3: immultire port map (sw(14 downto 13), sw(12 downto 11), tl,t2,y2): --12 si 11 sunt selectia semnului, sell

op 3: immultire port map (sw(14 downto 13), sw(12 downto 11), tl,t2,y3):

op 4: impartire port map (sw(14 downto 13), sw(12 downto 11), tl,t2,y3):

mux: multiplexor port map(sw(14 downto 13), sw(12 downto 11), tl,t2,y3):

print: BCD port map(afis, clk,mycatod,myanod);

process (sw)

begin

case sw(10) is --cu switchul 10 selectes dacs introduc numarul 1 sau 2

when '0' => tl<= outputFromSwitch;

when '1' => t2<= outputFromSwitch;

when '1' => cup - c
```

Figura 14. Arhitectura proiectului

# IV. Lista de componente utilizate

Componentele folosite pentru realizarea proiectului sunt:

- sumator
- scăzător
- înmulțitor
- împărțitor
- multiplexor
- bcd-to-7-segment display
- debouncer pentru buton
- -codificator
- indata (introducerea datelor)

Toate aceste componente sunt interconectate în fișierul operatii.vhdl

Pentru operațiile de înmulțire și împărțire folosim algoritmul adunării repetate, respectiv al scăderii repetate.

S-a apelat la utilizarea unui multiplexor 4:1 care realizează selectarea output-ului corespunzător fiecărei operații, in funcție de selecția inițială.

#### Adunarea

- operația reprezintă adunarea dintre 2 numere pe 8 biți. Aceasta se realizează cu ajutorul unui FULL ADDER simbolizat prin semnul "+".
- Proces ce depinde de selecție(SEL) , selecția semnului operanzilor(SEL1) și operanzii a si b
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

#### Scăderea

- operația reprezintă scăderea dintre 2 numere pe 8 biți. Aceasta se realizează prin semnul "-".
- Proces ce depinde de selecție(SEL) , selecția semnului operanzilor(SEL1) și operanzii a si b
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

# Înmulțirea

- operația reprezintă înmulțirea a 2 numere pe 8 biți
- Proces ce depinde de selecție(SEL), selecția semnului operanzilor(SEL1) și operanzii a si b
- se realizează prin metoda adunărilor repetate: a este adunat de b ori
- Construim rezultatul în variabila z, pentru a face trecerea de la 8 la 16 biți, iar la final outputul y ia valoarea lui z

# Împărțirea

- Operația reprezintă împărțirea a două numere pe 8 biți
- Proces ce depinde de selecție(SEL), selecția semnului operanzilor(SEL1) și operanzii a si b
- se realizează prin metoda scăderilor repetate:
  - o dacă b (împărțitorul) este diferit de 0, z ia valoarea lui a
  - o scădem repetat b din z, atâta timp cât z e mai mare sau egal cu b
  - o numărăm scăderile efectuate
- în cazul în care operandul a este mai mic decât b, câtul primește valoarea 0, în cazul unei eventuale împărțiri la 0, y primește valoarea "1111111111111", pe display afișându-se "FAIL" (failure).

#### Multiplexorul

- transmite, in functie de selectie, unul dintre cele 4 rezultate ale operatiilor către afisor
- Fiecare dintre cele 4 rezultate se află pe una dintre intrările multiplexorului

#### Debouncer-ul

Apare necesitatea utilizării unui debouncer pentru butoanele "buton\_zeci", "buton\_unități" și "reset".

Când se apasă un buton de pe plăcuța FPGA, acesta oscilează intre stările high și low de câteva ori înainte de a se fixa pe un output. Pentru a evita această stare de "bouncing", folosim un debouncer.

#### Codificatorul

-Componenta în cadrul căreia se codifică numele din zecimal în binar pentru afișarea pe plăcuța FPGA

#### Input data

- Componenta în cadrul căreia se fac citirile
- Pentru o introducere ușoară a datelor, am ales ca numărul maxim ce poate fi introdus să fie 99. Pentru a introduce cifra unităților, selectăm de la switch-uri cifra pe care dorim să o introducem, iar apoi apăsăm butonul "buton\_unitati", care validează cifra. În cazul în care se va apăsa butonul "reset", numărul va fi resetat. Introducerea zecilor este similară, însă se apasă butonul "buton\_zeci". Cifra zecilor va fi înmulțită cu 10 ,la care va fi adunată cifra unităților pentru formarea corectă a numărului.

#### Pagina principală

Codul VHDL din pagina principală a proiectului poate fi impărțit la rândul său în 3 părți importante: declararea componentelor folosite, declararea entității (cutia neagră - figura 1) și arhitectura (interiorul cutei negre).

Declararea entității conține porturile de intrare și ieșire ale acesteia, în cazul nostru cele 16 switch-uri de pe placa Nexys 4, clock-ul intern, butoanele de validare și afișajul 7 segmente.

Arhitectura conține componentele menționare anterior. Fiecare componentă este construită separat, cu ajutorul proceselor sau în mod structural.

În arhitectură sunt legate componentele între ele cu ajutorul unor semnale. Ne folosim de 2 procese, unul pentru selecția operației, celălalt pentru egal (mai exact, switch-ul 15 afișează un operand când este în starea 0 și rezultatul când este în starea 1).

#### Afișajul 7 segmente

Componenta BCD are rolul de a afișa informația primită de la rezultat pe display-ul plăcuței. Acest lucru este posibil cu ajutorul celor 7 intrări comune a segmentelui BCD (catod), dar și cu cele 4 intrări separate a display-ului (anod), ambele fiind active pe 0. Aceste intrări sunt de fapt ieșirile blocului BCD. Introducerea informației în componentă se face prin patru semnale de 4 biți fiecare, câte unul pentru fiecare afișor dintre cele patru ale display-ului. În cadrul componentei BCD sunt

folosite un numărător (pentru divizorul de frecvență) și două multiplexoare, care au ca și selecție ultimii doi biți(15 și 14) a vectorului emis de numărător.

# V. Semnificația notațiilor I/O și a semnalelor interne

<u>Intrările principale</u> sunt *datele introduse de la switch-uri (sw(15:0)),*astfel:

- sw(15) -egalul
- o sw(14), sw(13) selecția operației
- o sw(12) semnul primului operand
- o sw(11) semnul celui de-al doilea operand
- o sw(10) selecția numărului ce va fi introdus: primul sau al doilea
- sw(9:0) selecția cifrei zecilor/ unităților

, intrarea *clk* la care este asignat clock-ul intern al plăcuței, *butonul de introducere a unităților (buton\_unitati)* , *butonul de introducere a zecilor (buton\_zeci)* și *resetul(reset).* 

<u>leşirile principale</u> sunt datele introduse, care vor fi afişate pe cele 4 afişoare BCD ale display-ului *(myanod, mycatod)*.

#### Semnalele interne sunt:

- OP1, OP2, OP3- semnalele utilizate pentru realizarea debouncer-ului
- NR- folosit pentru divizorul de frecvență și determinarea anodului folosit
- MUX1 și MUX2- folosite pentru determinarea cărei cifre pe care anod va fi afisată
- Numar- pentru conversia din std\_logic\_vector în integer
- Sute, zeci, unități cifrele sutelor, zecilor, unităților în integer
- Sute1, zeci1, unitati1 conversia sutelor, zecilor, unităților din integer în std logic vector
- Aux, aux1- folosite în componenta indata pentru cifra zecilor, respectiv a unităților, cu care va fi format numărul ce urmează să fie prelucrat
- Buton\_unitati\_rezolvat, buton\_zeci\_rezolvat, reset\_rezolvat pe baza lor se face selecția zecilor/unităților ( ieșiri ale debouncer-ului)
- y1, y2, y3, y4- ieșirile componentelor operațiilor
- y- rezultatul operației alese
- outputFromSwitch- numărul introdus, ce va fi prelucrat în componenta op
- t1, t2 primul și al doilea număr, în care se va introduce outputFromSwitch în funcție de switch-ul 10
- afis- rezultatul final, ce va fi afișat prin componenta BCD

#### Variabilele folosite sunt:

- r- variabila ce va fi incrementată, apoi comparată cu înmulțitorul
- z- variabila folosită pentru schimbarea lungimii rezultatului
- k- "i"- ul pentru for
- cat- va fi incrementat de fiecare dată când va fi scăzut împărțitorul din deîmpărțit, câtul împărțirii

Legătura dintre codul VHDL și plăcuța FPGA se face cu ajutorul UCF-ului, care este prezentat în figura:

```
1 NET "sw(15)" LOC= "V10" | IOSTANDARD= "LVCMOSS3";
2 NET "sw(15)" CLOCK DEDICATED ROUTE = FALSE;
3 NET "sw(13)" LOC= "011" | IOSTANDARD= "LVCMOSS3";
4 NET "sw(13)" LOC= "012" | IOSTANDARD= "LVCMOSS3";
5 NET "sw(12)" LOC= "H6" | IOSTANDARD= "LVCMOSS3";
6 NET "sw(11)" LOC= "H13" | IOSTANDARD= "LVCMOSS3";
7 NET "sw(10)" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
8 NET "sw(10)" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
9 NET "sw(9)" LOC= "US" | IOSTANDARD= "LVCMOSS3";
10 NET "sw(9)" LOC= "US" | IOSTANDARD= "LVCMOSS3";
11 NET "sw(6)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
12 NET "sw(6)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
13 NET "sw(6)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
14 NET "sw(6)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
15 NET "sw(3)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
16 NET "sw(2)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
17 NET "sw(1)" LOC= "R18" | IOSTANDARD= "LVCMOSS3";
18 NET "sw(0)" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
19 NET "sw(1)" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
19 NET "sw(0)" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
20 NET "mycatod<2>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
21 NET "mycatod<2>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
22 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
23 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
24 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
25 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
26 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
27 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
38 NET "mycatod<4>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
39 NET "mycatod<5>" LOC= "R16" | IOSTANDARD= "LVCMOSS3";
30 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
31 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
32 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
39 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
30 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
31 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
32 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3";
33 NET "mycatod<5>" LOC= "R16" | IOSTANDARD="LVCMOSS3"
```

Figura 15. Legătura dintre entitate și plăcuța FPGA

# VI. Placa FPGA Nexys 4

Aceasta are un clock intern de o viteză de 100 MHz (pinul E3), 16 switch-uri de tip slide, 16 led-uri, 5 butoane, 2 display-uri de 4 cifre fiecare cu 7 segmente (figura 15).



Figura 16. Semnificația notațiilor efectuate pe placa NEXYS 4

# VII. Justificarea soluției alese

Am făcut alegerea metodei de implementare în funcție de nivelul de dificultate: am considerat-o ușoară, atât de proiectat, cât și de înțeles. Proiectul poate fi cu ușurință explicat oricărui utilizator, fie el specialist sau nu. Este un calculator compact, folosește doar operații fundamentale, însă este util studenților sau elevilor.

Calculatorul a fost realizat într-o astfel de manieră încât toate comenzile să fie cât se poate de clare, iar simularea să fie ușor de urmărit.

# VIII. Utilizare și rezultate

#### A) Resurse necesare

Pentru utilizarea plăcuței FPGA și a calulatorului de buzunar este necesar programul ISE Design Suite, care poate fi downloadat de pe site-ul Xilinx. După instalarea programului, se începe rularea codului VHDL.

#### B)Descrierea utilizării

Se urmăresc următorii pași după ce FPGA-ul a fost progamat:

- Se introduce câte o cifră pe rând de la switch-uri (se observă modificarea display-ului
- Se validează cifra zecilor/unităților de la butoane
- Se modifică starea switch-ului 15 (selecția operandului), pentru introducerea celui de-al doilea operand
- Se repetă primii 2 pași
- Se selectează cu switch-urile 13 și 14 operația ce urmează să fie efectuată
- Se selectează cu switch-urile 11 și 12 semnele operanzilor
- Se modifică starea switch-ului 15 (egalul operatiei)
- Rezultatul este afisat pe display
- Se apasă btonul de reset pentru efectuarea unei noi operații

#### C)Rezultate obtinute

Mediul de proiectare Active-HDL permite simularea codului scris în limbaj VHDL. Proiectantul introduce date sau taste stimulator, iar evoluția semnalelor poate fi urmărită prin intermediul unei diagrame waveform. Un exemplu poate fi observat în figura 14:





Figura 17. Simularea proiectului în mediul de proiectare Active-HDL

# IX. Posibilități de dezvoltare ulterioară

Calculatorul ar putea fi îmbunătățit prin posibilitatea de a face un lanț de operații sau de a utiliza operanzi de dimensiuni mai mari.